La electrónica digital: tipos de circuitos flip-flop?

Video: Flip Flop JK YouTube

En electrónica, una chanclas es un tipo especial de circuito de retención cerrada. Hay varios tipos diferentes de flip-flops. Los tipos más comunes de chanclas son:

  • Flip-flop SR: Es similar a un pestillo de SR. Además de la entrada de reloj, un flip-flop SR tiene dos entradas, etiquetada SET y RESET. Si el conjunto de entrada es alto cuando se activa el reloj, la salida Q pasa a ALTO. Si la entrada RESET es alto cuando se activa el reloj, la salida Q pasa a BAJO.

    Video: TIPOS DE FLIP FLOP LATCH BIESTABLES

    Tenga en cuenta que en un flip-flop SR, el SET y RESET entradas tanto no deben ser altos cuando se activa el reloj. Esto se considera una condición de entrada no válida, y la salida resultante no es predecible si se produce esta condición.

  • Flip-flop D: Tiene sólo una entrada, además de la entrada de reloj. Esta entrada se llama la entrada de datos. Cuando se activa el reloj, la salida Q se hace coincidir con la entrada de datos. Por lo tanto, si la entrada de datos es alta, la salida Q pasa a ALTO, y si la entrada de datos es baja, la salida Q pasa a BAJO.

    Video: Circuitos digitales 53 --- Aplicaciones de los Flip-Flop

    La mayoría de los D-tipo flip-flops también incluyen S y R entradas que le permiten establecer o restablecer el flip-flop. Tenga en cuenta que las entradas S y R en un flip-flop D ignoran la entrada de reloj. Por lo tanto, si se aplica un alto a S o R, el flip-flop se activa o desactiva de inmediato, sin esperar a que un pulso de reloj.

  • Flip-flop JK: Una variante común del flip-flop SR. A JK flip-flop tiene dos entradas, etiquetados J y K. La entrada J corresponde a la entrada SET en un flip-flop SR, y la entrada de K corresponde a la entrada RESET.

    La diferencia entre un flip-flop JK y un flip-flop SR es que en un flip-flop JK, ambas entradas pueden ser altos. Cuando tanto las entradas J y K son altos, la salida Q es toggled, lo que significa que los suplentes de salida entre alta y baja.

    Por ejemplo, si la salida Q es alto cuando el reloj se activa y J y K son ambas altas, la salida Q se pone a LOW. Si el reloj se activa de nuevo, mientras que J y K tanto siguen siendo altos, la salida Q se pone a alto de nuevo, y así sucesivamente, con la alternancia de salida Q de ALTO a BAJO en cada ciclo de reloj.

  • Flip-flop T: Esta es simplemente un flip-flop JK cuya alterna de salida entre alta y baja con cada pulso de reloj. Alterna son ampliamente utilizados en circuitos lógicos, ya que se pueden combinar para formar circuitos de conteo que cuentan el número de impulsos de reloj recibidos.

    Se puede crear un flip-flop T de un flip-flop D mediante la conexión de la Q-bar salida directamente a la entrada D. Por lo tanto, siempre que se recibe un pulso de reloj, el estado actual de la Q la salida es invertida (que es lo que el Q-bar salida es) y se alimenta de nuevo en la entrada D. Esto hace que la salida para alternar entre alta y baja.

    También puede crear un flip-flop T de un flip-flop JK simplemente mediante cableado físico tanto las entradas J y K a ALTO. Cuando ambos J y K son altos, el flip-flop JK actúa como una palanca.

Aunque se puede construir sus propios circuitos biestables utilizando compuertas NAND, es mucho más fácil de usar circuitos integrados (CI) que contienen flip-flops. Un ejemplo común es la 4013 Dual D Flip-Flop. Este chip contiene dos flip-flops de tipo D en un paquete DIP 14 pines.

AlfilerNombreExplicaciónAlfilerNombreExplicación
1Q1Flip-flop de salida 1 Q8SET2Flip-flop de entrada 2 SET
2Q1-barFlip-flop de salida 1 Q-bar9DATOS2Flip-flop de entrada 2 DATOS
3CLOCK1Flip-flop de entrada 1 RELOJ10CONFIG.2Flip-flop de entrada 2 de RESET
4CONFIG.1Flip-flop de entrada 1 de RESET11CLOCK2Flip-flop de entrada 2 RELOJ
5DATOS1Flip-flop de entrada 1 DATOS12Q2-barFlip-flop de salida 2 Q-bar
6CONJUNTOFlip-flop de entrada 1 SET13Q2Flip-flop 2 de salida Q
7GNDSuelo14VDD+3 a 15 V
Artículos Relacionados